RTLシミュレーション自動ツール
2025/04/20 「単体モジュール × 基本機能のFPGA設計向け」シミュレーション自動ツール 2025年8月 リリース予定
🎯 対象領域 クロックド or 組み合わせ回路など、単体モジュールの機能検証
🧠 テストプラン入力 仕様レベル(例:入力→出力の条件)でテストプランを記述
🛠️ .v自動生成 LLMがVerilogモジュールを生成
🧪 テストベンチ自動生成 DUTに対して適切な testbench.v を自動作成
⚙️ シミュレーション自動実行 VivadoやIcarusなどのCLIから実行(並列も可)
📝 レポート自動出力 結果をまとめ、テスト成功/失敗やカバレッジ状況を提示
🛠️ エラー自動修正 セミコロン忘れや未定義変数など、基本的なエラーは自動修正
🔁 大量テスト対応 1000ケースを自動で回し、途中停止しない
🔔 通知連携 進捗やエラーをSlack通知(orメール)
🎯 ローカルLLM(オプション) A6000(GPU メモリ48G)搭載PCを御社社内で構築 セキュアな環境を作ります
📌 こんなユーザーにフィット!
1. 中小のFPGA設計部門
2. 若手エンジニア・教育現場
3. 大学研究室
4. 検証にコストや工数をかけたくないスタートアップ
💬 補足ポイント(FAQ向け)
❓ 複雑な状態機械やUVMには対応してますか?
→ 現在は対応していません。単体機能に特化した高速検証を目的としています。
❓ 本当に1000件自動で回せますか?
→ 並列Icarusなどと組み合わせ、効率化設計しています。エラーが出た場合も自動検知。
📌デモ環境提供 2025年8月予定
興味ある方は、お問い合わせページよりご連絡ください。